TMS320C6748

アクティブ

低消費電力 C674x 浮動小数点 DSP - 456MHz、SATA 搭載

製品詳細

DSP type 1 C674x DSP (max) (MHz) 375, 456 CPU 32-/64-bit Operating system SYS/BIOS Security Basic Secure Boot Ethernet MAC 10/100 Rating Catalog Operating temperature range (°C) -40 to 105
DSP type 1 C674x DSP (max) (MHz) 375, 456 CPU 32-/64-bit Operating system SYS/BIOS Security Basic Secure Boot Ethernet MAC 10/100 Rating Catalog Operating temperature range (°C) -40 to 105
NFBGA (ZCE) 361 169 mm² 13 x 13 NFBGA (ZWT) 361 256 mm² 16 x 16
  • 375/456MHz C674x固定/浮動小数点VLIW DSP
  • C674x 命令セット機能
    • C67x+およびC64x+ ISAのスーパーセット
    • 上限値: 3648MIPS、2746 MFLOPS
    • アドレス可能バイト(8/16/32/64ビット・データ)
    • 8ビット オーバーフロー保護
    • ビット・フィールドの抽出、セット、クリア
    • 正規化、飽和、ビット・カウント
    • 16ビットのコンパクトな命令群
  • C674x レベル2 キャッシュ・メモリ・アーキテクチャ
    • 32KB L1PプログラムRAM/キャッシュ
    • 32KB L1DデータRAM/キャッシュ
    • 256KB マッピングされたユニファイド L2 RAM/キャッシュ
    • フレキシブルなRAM/キャッシュ・パーティション(L1およびL2)
  • 拡張ダイレクト・メモリ・アクセス・コントローラ3 (EDMA 3):
    • チャネル・コントローラ×2
    • 転送コントローラ×3
    • 独立したDMAチャネル×64
    • クイックDMAチャネル×16
    • プログラマブルなバースト転送サイズ
  • TMS320C674x 浮動小数点 VLIW DSPコア
    • 非アラインド・サポート付きのロード/ストア・アーキテクチャ
    • 汎用32ビット・レジスタ×64
    • 32/40ビットALU機能ユニット×6
      • 32ビット整数、SP (IEEE単精度/32ビット)およびDP (IEEE倍精度/64ビット)浮動小数点をサポート
      • 1クロックにSPを4つまで追加すること、2クロック毎にDPを4つまで追加することをサポート
      • サイクル毎の平方根逆数近似(RSQRxP)操作、浮動小数点(SPまたはDP)逆数近似(RCPxP) 2回までをサポート
    • 2つの乗算機能ユニット:
      • 混合精度IEEE浮動小数点乗算のサポート範囲:
        • 2 SP × SP → SP (1クロックごと)
        • 2 SP × SP → DP (2クロックごと)
        • 2 SP × DP → DP (3クロックごと)
        • 2 DP × DP → DP (4クロックごと)
      • 固定小数点乗算では、クロック・サイクルごとに32×32ビット乗算2回、16×16ビット乗算4回、8×8ビット乗算8回のいずれかと、複素乗算をサポート
    • 命令パッキングによるコード・サイズの削減
    • 全命令の条件
    • モジュロ・ループ操作へのハードウェアによるサポート
    • 保護されたモード操作
    • エラー検出とプログラム・リダイレクト用の例外サポート
  • ソフトウェア・サポート:
    • TI DSPBIOS™
    • チップ・サポートおよびDSPライブラリ
  • 128KB RAM共有メモリ
  • 1.8Vまたは3.3V LVCMOS I/O (USBおよびDDR2インターフェイスを除く)
  • 2種の外部メモリ・インターフェイス:
    • EMIFA
      • NOR (8または16ビット幅データ)
      • NAND (8または16ビット幅データ)
      • 128MBアドレス空間の16ビットSDRAM
    • 次のいずれかを使用するDDR2/Mobile DDRメモリ・コントローラ
      • 256MBアドレス空間の16ビットDDR2 SDRAM
      • 256MBアドレス空間の16ビットmDDR SDRAM
  • 構成可能な16550 UARTモジュール×3:
    • モデム制御信号機能
    • 16バイトFIFO
    • 16xまたは13x のオーバー・サンプリング・オプション
  • LCDコントローラ
  • 2つのシリアル・ペリフェラル・インターフェイス(SPI)、それぞれに複数のチップ・セレクトを搭載
  • 2つのマルチメディア・カード(MMC)/セキュア・デジタル(SD)カード・インターフェイス、セキュア・データI/O (SDIO)インターフェイス搭載
  • 2つのマスタおよびスレーブI2C Bus™
  • 1つのホスト・ポート・インターフェイス(HPI)、16ビット幅の多重化アドレス/データ・バスにより広帯域幅を実現
  • プログラマブル・リアルタイム・ユニット・サブシステム (PRUSS)
    • 独立したプログラマブル・リアルタイム・ユニット(PRU)コア×2
      • 32ビット ロード/ストア RISC アーキテクチャ
      • コアあたり4KBの命令RAM
      • コアあたり512バイトのデータRAM
      • ソフトウェアによりPRUSSを無効化し電力を削減
      • PRUコアの通常のR31出力に加えて、各PRUのレジスタ30をサブシステムからエクスポート
    • 標準電力管理機能
      • クロック・ゲーティング
      • シングルPSCクロック・ゲーティング・ドメイン内の全サブシステム
    • 専用割り込みコントローラ
    • 専用SCR (Switched Central Resource)
  • USB 1.1 OHCI (ホスト)と内蔵PHY (USB1)
  • USB 2.0 OTGポートと内蔵PHY (USB0)
    • USB 2.0 高速/フルスピード・クライアント
    • USB 2.0 高速/フルスピード/低速ホスト
    • エンドポイント 0 (制御)
    • エンドポイント1、2、3、4 (制御、バルク、割り込み、またはISOC) RX/TX
  • マルチチャネル・オーディオ・シリアル・ポート (McASP)×1:
    • 2つのクロック・ゾーンと16本のシリアル・データ・ピン
    • TDM、I2S、類似フォーマットをサポート
    • DIT可能
    • 送受信用FIFOバッファ
  • 2 マルチチャネル・バッファ・シリアル・ポート (McBSP):
    • TDM、I2S、類似フォーマットをサポート
    • AC97 オーディオ・コーデック・インターフェイス
    • 通信インターフェイス (ST-Bus、H100)
    • 128チャネルTDM
    • 送受信用FIFOバッファ
  • 10/100MbpsイーサネットMAC(EMAC):
    • IEEE 802.3 準拠
    • MIIメディア非依存インターフェイス
    • RMII縮小メディア非依存インターフェイス
    • データ管理I/O (MDIO)モジュール
  • ビデオ・ポート・インターフェイス(VPIF):
    • 8ビットSD (BT.656)×2、16ビット×1またはRAW(8/10/12ビット)×1のビデオ・キャプチャ・チャネル
    • 8ビットSD (BT.656)×2、16ビット×1のビデオ・キャプチャ・チャネル
  • ユニバーサル・パラレル・ポート(uPP)
    • FGPAおよびデータ・コンバータ用高速パラレル・インターフェイス
    • 2つのチャネル上のデータ幅は8~16ビット
    • シングル・データ・レートまたはデュアル・データ・レート転送
    • START、ENABLE、WAIT制御により複数インターフェイスをサポート
  • シリアル ATA(SATA)コントローラ:
    • SATA I (1.5 Gbps)とSATA II
      (3.0 Gbps)をサポート
    • SATAのすべての電力管理機能をサポート
    • ハードウェアによるネイティブ・コマンド・キューイング(NCQ) (上限32エントリ)
    • ポート・マルチプライヤとコマンド・ベース・スイッチングをサポート
  • 32kHz発振器と個別の電源レールを持つリアルタイム・クロック(RTC)
  • 64ビット汎用タイマ(各タイマは、32ビット タイマ2個として構成可能)×3
  • 64ビット汎用タイマ、またはウォッチドッグ・タイマ(32ビット タイマ2個として構成可能)×1
  • 高分解能拡張パルス幅変調回路(eHRPWM)×2:
    • 周期および周波数制御機能付きの専用16ビット・タイム・ベース・カウンタ
    • シングル・エッジ出力×6、デュアル・エッジ対称出力×6、またはデュアル・エッジ非対称出力×3
    • デッドバンド生成
    • 高周波数キャリアによるPWMチョッピング
    • トリップ・ゾーン入力
  • 32ビット拡張入力キャプチャ(eCAP) モジュール:
    • キャプチャ入力(×3)、または補助パルス幅変調回路(APWM)出力(×3)として構成可能
    • 最大4つのイベント・タイムスタンプをシングル・ショットでキャプチャ
  • パッケージ:
    • 361ボール 鉛フリー・プラスチック・ボール・グリッド・アレイ(PBGA) [ZCEサフィックス]、0.65mm ボール・ピッチ
    • 361ボール 鉛フリーPBGA [ZWTサフィックス]、
      0.80mm ボール・ピッチ
  • 商用、拡張、または工業用温度
  • 375/456MHz C674x固定/浮動小数点VLIW DSP
  • C674x 命令セット機能
    • C67x+およびC64x+ ISAのスーパーセット
    • 上限値: 3648MIPS、2746 MFLOPS
    • アドレス可能バイト(8/16/32/64ビット・データ)
    • 8ビット オーバーフロー保護
    • ビット・フィールドの抽出、セット、クリア
    • 正規化、飽和、ビット・カウント
    • 16ビットのコンパクトな命令群
  • C674x レベル2 キャッシュ・メモリ・アーキテクチャ
    • 32KB L1PプログラムRAM/キャッシュ
    • 32KB L1DデータRAM/キャッシュ
    • 256KB マッピングされたユニファイド L2 RAM/キャッシュ
    • フレキシブルなRAM/キャッシュ・パーティション(L1およびL2)
  • 拡張ダイレクト・メモリ・アクセス・コントローラ3 (EDMA 3):
    • チャネル・コントローラ×2
    • 転送コントローラ×3
    • 独立したDMAチャネル×64
    • クイックDMAチャネル×16
    • プログラマブルなバースト転送サイズ
  • TMS320C674x 浮動小数点 VLIW DSPコア
    • 非アラインド・サポート付きのロード/ストア・アーキテクチャ
    • 汎用32ビット・レジスタ×64
    • 32/40ビットALU機能ユニット×6
      • 32ビット整数、SP (IEEE単精度/32ビット)およびDP (IEEE倍精度/64ビット)浮動小数点をサポート
      • 1クロックにSPを4つまで追加すること、2クロック毎にDPを4つまで追加することをサポート
      • サイクル毎の平方根逆数近似(RSQRxP)操作、浮動小数点(SPまたはDP)逆数近似(RCPxP) 2回までをサポート
    • 2つの乗算機能ユニット:
      • 混合精度IEEE浮動小数点乗算のサポート範囲:
        • 2 SP × SP → SP (1クロックごと)
        • 2 SP × SP → DP (2クロックごと)
        • 2 SP × DP → DP (3クロックごと)
        • 2 DP × DP → DP (4クロックごと)
      • 固定小数点乗算では、クロック・サイクルごとに32×32ビット乗算2回、16×16ビット乗算4回、8×8ビット乗算8回のいずれかと、複素乗算をサポート
    • 命令パッキングによるコード・サイズの削減
    • 全命令の条件
    • モジュロ・ループ操作へのハードウェアによるサポート
    • 保護されたモード操作
    • エラー検出とプログラム・リダイレクト用の例外サポート
  • ソフトウェア・サポート:
    • TI DSPBIOS™
    • チップ・サポートおよびDSPライブラリ
  • 128KB RAM共有メモリ
  • 1.8Vまたは3.3V LVCMOS I/O (USBおよびDDR2インターフェイスを除く)
  • 2種の外部メモリ・インターフェイス:
    • EMIFA
      • NOR (8または16ビット幅データ)
      • NAND (8または16ビット幅データ)
      • 128MBアドレス空間の16ビットSDRAM
    • 次のいずれかを使用するDDR2/Mobile DDRメモリ・コントローラ
      • 256MBアドレス空間の16ビットDDR2 SDRAM
      • 256MBアドレス空間の16ビットmDDR SDRAM
  • 構成可能な16550 UARTモジュール×3:
    • モデム制御信号機能
    • 16バイトFIFO
    • 16xまたは13x のオーバー・サンプリング・オプション
  • LCDコントローラ
  • 2つのシリアル・ペリフェラル・インターフェイス(SPI)、それぞれに複数のチップ・セレクトを搭載
  • 2つのマルチメディア・カード(MMC)/セキュア・デジタル(SD)カード・インターフェイス、セキュア・データI/O (SDIO)インターフェイス搭載
  • 2つのマスタおよびスレーブI2C Bus™
  • 1つのホスト・ポート・インターフェイス(HPI)、16ビット幅の多重化アドレス/データ・バスにより広帯域幅を実現
  • プログラマブル・リアルタイム・ユニット・サブシステム (PRUSS)
    • 独立したプログラマブル・リアルタイム・ユニット(PRU)コア×2
      • 32ビット ロード/ストア RISC アーキテクチャ
      • コアあたり4KBの命令RAM
      • コアあたり512バイトのデータRAM
      • ソフトウェアによりPRUSSを無効化し電力を削減
      • PRUコアの通常のR31出力に加えて、各PRUのレジスタ30をサブシステムからエクスポート
    • 標準電力管理機能
      • クロック・ゲーティング
      • シングルPSCクロック・ゲーティング・ドメイン内の全サブシステム
    • 専用割り込みコントローラ
    • 専用SCR (Switched Central Resource)
  • USB 1.1 OHCI (ホスト)と内蔵PHY (USB1)
  • USB 2.0 OTGポートと内蔵PHY (USB0)
    • USB 2.0 高速/フルスピード・クライアント
    • USB 2.0 高速/フルスピード/低速ホスト
    • エンドポイント 0 (制御)
    • エンドポイント1、2、3、4 (制御、バルク、割り込み、またはISOC) RX/TX
  • マルチチャネル・オーディオ・シリアル・ポート (McASP)×1:
    • 2つのクロック・ゾーンと16本のシリアル・データ・ピン
    • TDM、I2S、類似フォーマットをサポート
    • DIT可能
    • 送受信用FIFOバッファ
  • 2 マルチチャネル・バッファ・シリアル・ポート (McBSP):
    • TDM、I2S、類似フォーマットをサポート
    • AC97 オーディオ・コーデック・インターフェイス
    • 通信インターフェイス (ST-Bus、H100)
    • 128チャネルTDM
    • 送受信用FIFOバッファ
  • 10/100MbpsイーサネットMAC(EMAC):
    • IEEE 802.3 準拠
    • MIIメディア非依存インターフェイス
    • RMII縮小メディア非依存インターフェイス
    • データ管理I/O (MDIO)モジュール
  • ビデオ・ポート・インターフェイス(VPIF):
    • 8ビットSD (BT.656)×2、16ビット×1またはRAW(8/10/12ビット)×1のビデオ・キャプチャ・チャネル
    • 8ビットSD (BT.656)×2、16ビット×1のビデオ・キャプチャ・チャネル
  • ユニバーサル・パラレル・ポート(uPP)
    • FGPAおよびデータ・コンバータ用高速パラレル・インターフェイス
    • 2つのチャネル上のデータ幅は8~16ビット
    • シングル・データ・レートまたはデュアル・データ・レート転送
    • START、ENABLE、WAIT制御により複数インターフェイスをサポート
  • シリアル ATA(SATA)コントローラ:
    • SATA I (1.5 Gbps)とSATA II
      (3.0 Gbps)をサポート
    • SATAのすべての電力管理機能をサポート
    • ハードウェアによるネイティブ・コマンド・キューイング(NCQ) (上限32エントリ)
    • ポート・マルチプライヤとコマンド・ベース・スイッチングをサポート
  • 32kHz発振器と個別の電源レールを持つリアルタイム・クロック(RTC)
  • 64ビット汎用タイマ(各タイマは、32ビット タイマ2個として構成可能)×3
  • 64ビット汎用タイマ、またはウォッチドッグ・タイマ(32ビット タイマ2個として構成可能)×1
  • 高分解能拡張パルス幅変調回路(eHRPWM)×2:
    • 周期および周波数制御機能付きの専用16ビット・タイム・ベース・カウンタ
    • シングル・エッジ出力×6、デュアル・エッジ対称出力×6、またはデュアル・エッジ非対称出力×3
    • デッドバンド生成
    • 高周波数キャリアによるPWMチョッピング
    • トリップ・ゾーン入力
  • 32ビット拡張入力キャプチャ(eCAP) モジュール:
    • キャプチャ入力(×3)、または補助パルス幅変調回路(APWM)出力(×3)として構成可能
    • 最大4つのイベント・タイムスタンプをシングル・ショットでキャプチャ
  • パッケージ:
    • 361ボール 鉛フリー・プラスチック・ボール・グリッド・アレイ(PBGA) [ZCEサフィックス]、0.65mm ボール・ピッチ
    • 361ボール 鉛フリーPBGA [ZWTサフィックス]、
      0.80mm ボール・ピッチ
  • 商用、拡張、または工業用温度

TMS320C6748 固定および浮動小数点DSPは、C674x DSPコアを基礎とする、低消費電力のアプリケーション・プロセッサです。このDSPは、TMS320C6000™ DSPプラットフォームの他のプロセッサよりもはるかに少ない電力を実現します。

このデバイスにより、相手先ブランドの製造業者(OEM)と相手先ブランドの設計製造業者(ODM)が、完全に統合されたミックスド・プロセッサ・ソリューションの柔軟性を最大限に生かしたプロセッサ性能、堅牢なオペレーティング・システム、豊富なユーザー・インターフェイスを持つデバイスを、迅速に売り出すことが可能になります。

デバイスのDSPコアでは、2レベルのキャッシュ・ベース・アーキテクチャが使用されています。
レベル1のプログラム・キャッシュ(L1P)は32KB ダイレクト・マップ・キャッシュで、レベル1のデータ・キャッシュ(L1D)は32KB 2ウェイ、セット・アソシエイティブ・キャッシュです。レベル2・プログラム・キャッシュ(L2P)は、プログラムおよびデータ空間で共有される256KBのメモリ空間で構成されています。L2メモリは、マップされたメモリ、キャッシュ、またはこれらの組み合わせとして構成可能です。システムの他のホストからDSP L2にアクセスできますが、他のホストは追加の128KB RAM 共有メモリを、DSP性能に影響することなく使用できます。

セキュリティが有効なデバイスでは、TIのベーシック・セキュア・ブートによって、専有知的財産をユーザーが保護することができ、ユーザーの開発したアルゴリズムを外部組織が変更することを防止します。ハードウェア・ベースの「信頼の基点」から始めることで、セキュア・ブートのフローによって、コード実行を開始する既知の正しいポイントを確定できます。デフォルトではJTAGポートがロックされ、エミュレーションおよびデバッグ攻撃を防ぎます。ただし、アプリケーションの開発期間内ではセキュア・ブート・プロセス中にJTAGポートを有効にできます。ブート・モジュールはフラッシュやEEPROMなどの外部不揮発性メモリ内では暗号化され、セキュア・ブート中にロードされると復号化および認証されます。暗号化と復号化によって顧客の知的財産を保護し、システムを安全にセットアップして既知の信頼できるコードでデバイス操作を開始できるようにします。

ベーシック・セキュア・ブートはブート・イメージの検証に、SHA-1またはSHA-256のどちらかとAES-128を使用します。ベーシック・セキュア・ブートはブート・イメージの暗号化にも、AES-128を使用します。セキュア・ブートのフローでは、マルチレイヤの暗号化方式が採用され、ブート・プロセスを保護するだけでなく、ブートおよびアプリケーション・ソフトウェアのコードをセキュアにアップグレードできます。128ビット デバイス固有の暗号キーは、そのデバイスにしかわからず、NIST-800-22で認定された乱数発生器を用いて生成されたもので、顧客の暗号化キーを保護するのに使用されます。更新が必要なときは、顧客は暗号化キーを用いて新しい暗号化されたイメージを作成します。デバイスは、イーサネットなどの外部インターフェイスを通じて暗号化されたイメージを取得し、既存のコードを上書きできます。サポートされるセキュリティ機能、またはTIの基本セキュア・ブートの詳細については、「TMS320C674x/OMAP-L1xプロセッサ・セキュリティ・ユーザー・ガイド」を参照してください。

ペリフェラル・セットは、以下を含みます: 管理データ入出力(MDIO)モジュール付き10/100Mbpsイーサネット・メディア・アクセス・コントローラ(EMAC); USB2.0 OTGインターフェイス×1; USB1.1 OHCIインターフェイス×1; I2C Busインターフェイス×2; 16個のシリアライザとFIFOバッファ付きマルチチャネル・オーディオ・シリアル・ポート(McASP)×1; FIFOバッファ付きマルチチャネル・バッファード・シリアル・ポート(McBSP)×2; 複数チップ選択付きのシリアル・ペリフェラル・インターフェイス (SPI)×2; それぞれ構成可能(1つはウォッチドッグとして構成可能)な64ビット汎用タイマ×4; 構成可能な16ビット ホスト・ポート・インターフェイス(HPI)×1; 他のペリフェラルと多重化可能で、プログラマブルな割り込みおよびイベント生成モード付きのピンを各バンクが16ピン含む、汎用入出力(GPIO)ピンのバンク×9(最大); UARTインターフェイス(それぞれがRTSCTSを持つ)×3; 高分解能拡張パルス幅変調回路(eHRPWM)ペリフェラル×2; 3つのキャプチャ入力または3つのAPWM出力として構成可能な32ビット拡張キャプチャ(eCAP) モジュール・ペリフェラル×3; 外部メモリ・インターフェイス×2: より低速なメモリまたはペリフェラル向けの非同期およびSDRAM外部メモリ・インターフェイス(EMIFA)×1; より高速なDDR2/Mobile DDR コントローラ×1。

EMACは、デバイスとネットワーク間の効率的なインターフェイスを提供します。EMACは、10Base-Tと100Base-TX、つまり10Mbpsと100Mbpsを半二重モードまたは全二重モードでサポートします。その上、MDIOインターフェイスがPHY構成で使用できます。EMACは、MIIとRMII両方のインターフェイスをサポートします。

シリアルATA (SATA)コントローラは、大容量データ・ストレージ・デバイスへの高速インターフェイスを提供します。SATAコントローラは、SATA I (1.5 Gbps)とSATA II (3.0 Gbps)の両方をサポートします。

ユニバーサル・パラレル・ポート(uPP)は、多くの種類のデータ・コンバータ、FPGA、他のパラレル・デバイスとの高速インターフェイスです。uPPは、両方のチャネル上の8~16ビットのプログラマブルなデータ幅をサポートします。シングル・データ・レートおよびダブル・データ・レート転送がSTART、ENABLE、およびWAIT信号とともにサポートされており、各種データ・コンバータの制御を実現します。

ビデオ・ポート・インターフェイス(VPIF)により、柔軟なビデオI/Oポートを使用できます。

豊富なペリフェラル・セットは、外部ペリフェラル・デバイスを制御する機能と、外部プロセッサと通信する機能を提供します。各ペリフェラルの詳細については、本書の関連セクションと、関連ペリフェラルのリファレンス・ガイドを参照してください。

デバイスには、DSP向けの開発ツールの一式が含まれます。これらのツールには、Cコンパイラ、プログラミングとスケジューリングを簡略化するDSPアセンブリ・オプティマイザ、およびソース・コードの実行を見やすくする Windows®デバッガ・インターフェイスが含まれています。

TMS320C6748 固定および浮動小数点DSPは、C674x DSPコアを基礎とする、低消費電力のアプリケーション・プロセッサです。このDSPは、TMS320C6000™ DSPプラットフォームの他のプロセッサよりもはるかに少ない電力を実現します。

このデバイスにより、相手先ブランドの製造業者(OEM)と相手先ブランドの設計製造業者(ODM)が、完全に統合されたミックスド・プロセッサ・ソリューションの柔軟性を最大限に生かしたプロセッサ性能、堅牢なオペレーティング・システム、豊富なユーザー・インターフェイスを持つデバイスを、迅速に売り出すことが可能になります。

デバイスのDSPコアでは、2レベルのキャッシュ・ベース・アーキテクチャが使用されています。
レベル1のプログラム・キャッシュ(L1P)は32KB ダイレクト・マップ・キャッシュで、レベル1のデータ・キャッシュ(L1D)は32KB 2ウェイ、セット・アソシエイティブ・キャッシュです。レベル2・プログラム・キャッシュ(L2P)は、プログラムおよびデータ空間で共有される256KBのメモリ空間で構成されています。L2メモリは、マップされたメモリ、キャッシュ、またはこれらの組み合わせとして構成可能です。システムの他のホストからDSP L2にアクセスできますが、他のホストは追加の128KB RAM 共有メモリを、DSP性能に影響することなく使用できます。

セキュリティが有効なデバイスでは、TIのベーシック・セキュア・ブートによって、専有知的財産をユーザーが保護することができ、ユーザーの開発したアルゴリズムを外部組織が変更することを防止します。ハードウェア・ベースの「信頼の基点」から始めることで、セキュア・ブートのフローによって、コード実行を開始する既知の正しいポイントを確定できます。デフォルトではJTAGポートがロックされ、エミュレーションおよびデバッグ攻撃を防ぎます。ただし、アプリケーションの開発期間内ではセキュア・ブート・プロセス中にJTAGポートを有効にできます。ブート・モジュールはフラッシュやEEPROMなどの外部不揮発性メモリ内では暗号化され、セキュア・ブート中にロードされると復号化および認証されます。暗号化と復号化によって顧客の知的財産を保護し、システムを安全にセットアップして既知の信頼できるコードでデバイス操作を開始できるようにします。

ベーシック・セキュア・ブートはブート・イメージの検証に、SHA-1またはSHA-256のどちらかとAES-128を使用します。ベーシック・セキュア・ブートはブート・イメージの暗号化にも、AES-128を使用します。セキュア・ブートのフローでは、マルチレイヤの暗号化方式が採用され、ブート・プロセスを保護するだけでなく、ブートおよびアプリケーション・ソフトウェアのコードをセキュアにアップグレードできます。128ビット デバイス固有の暗号キーは、そのデバイスにしかわからず、NIST-800-22で認定された乱数発生器を用いて生成されたもので、顧客の暗号化キーを保護するのに使用されます。更新が必要なときは、顧客は暗号化キーを用いて新しい暗号化されたイメージを作成します。デバイスは、イーサネットなどの外部インターフェイスを通じて暗号化されたイメージを取得し、既存のコードを上書きできます。サポートされるセキュリティ機能、またはTIの基本セキュア・ブートの詳細については、「TMS320C674x/OMAP-L1xプロセッサ・セキュリティ・ユーザー・ガイド」を参照してください。

ペリフェラル・セットは、以下を含みます: 管理データ入出力(MDIO)モジュール付き10/100Mbpsイーサネット・メディア・アクセス・コントローラ(EMAC); USB2.0 OTGインターフェイス×1; USB1.1 OHCIインターフェイス×1; I2C Busインターフェイス×2; 16個のシリアライザとFIFOバッファ付きマルチチャネル・オーディオ・シリアル・ポート(McASP)×1; FIFOバッファ付きマルチチャネル・バッファード・シリアル・ポート(McBSP)×2; 複数チップ選択付きのシリアル・ペリフェラル・インターフェイス (SPI)×2; それぞれ構成可能(1つはウォッチドッグとして構成可能)な64ビット汎用タイマ×4; 構成可能な16ビット ホスト・ポート・インターフェイス(HPI)×1; 他のペリフェラルと多重化可能で、プログラマブルな割り込みおよびイベント生成モード付きのピンを各バンクが16ピン含む、汎用入出力(GPIO)ピンのバンク×9(最大); UARTインターフェイス(それぞれがRTSCTSを持つ)×3; 高分解能拡張パルス幅変調回路(eHRPWM)ペリフェラル×2; 3つのキャプチャ入力または3つのAPWM出力として構成可能な32ビット拡張キャプチャ(eCAP) モジュール・ペリフェラル×3; 外部メモリ・インターフェイス×2: より低速なメモリまたはペリフェラル向けの非同期およびSDRAM外部メモリ・インターフェイス(EMIFA)×1; より高速なDDR2/Mobile DDR コントローラ×1。

EMACは、デバイスとネットワーク間の効率的なインターフェイスを提供します。EMACは、10Base-Tと100Base-TX、つまり10Mbpsと100Mbpsを半二重モードまたは全二重モードでサポートします。その上、MDIOインターフェイスがPHY構成で使用できます。EMACは、MIIとRMII両方のインターフェイスをサポートします。

シリアルATA (SATA)コントローラは、大容量データ・ストレージ・デバイスへの高速インターフェイスを提供します。SATAコントローラは、SATA I (1.5 Gbps)とSATA II (3.0 Gbps)の両方をサポートします。

ユニバーサル・パラレル・ポート(uPP)は、多くの種類のデータ・コンバータ、FPGA、他のパラレル・デバイスとの高速インターフェイスです。uPPは、両方のチャネル上の8~16ビットのプログラマブルなデータ幅をサポートします。シングル・データ・レートおよびダブル・データ・レート転送がSTART、ENABLE、およびWAIT信号とともにサポートされており、各種データ・コンバータの制御を実現します。

ビデオ・ポート・インターフェイス(VPIF)により、柔軟なビデオI/Oポートを使用できます。

豊富なペリフェラル・セットは、外部ペリフェラル・デバイスを制御する機能と、外部プロセッサと通信する機能を提供します。各ペリフェラルの詳細については、本書の関連セクションと、関連ペリフェラルのリファレンス・ガイドを参照してください。

デバイスには、DSP向けの開発ツールの一式が含まれます。これらのツールには、Cコンパイラ、プログラミングとスケジューリングを簡略化するDSPアセンブリ・オプティマイザ、およびソース・コードの実行を見やすくする Windows®デバッガ・インターフェイスが含まれています。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
44 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TMS320C6748 固定および浮動小数点DSP データシート (Rev. G 翻訳版) PDF | HTML 英語版 (Rev.G) PDF | HTML 2018年 5月 22日
* エラッタ TMS320C6748 Fixed- and Floating-Point DSP (Revs 2.3, 2.1, 2.0, 1.1 & 1.0) (Rev. H) 2014年 3月 21日
* ユーザー・ガイド TMS320C6748 DSP Technical Reference Manual (Rev. C) 2016年 9月 12日
アプリケーション・ノート How to Migrate CCS 3.x Projects to the Latest CCS (Rev. A) PDF | HTML 2021年 5月 19日
アプリケーション・ノート OMAPL138/C6748 ROM Bootloader Resources and FAQ (Rev. A) PDF | HTML 2021年 1月 21日
ユーザー・ガイド SYS/BIOS (TI-RTOS Kernel) User's Guide (Rev. V) 2020年 6月 1日
アプリケーション・ノート Programming mDDR/DDR2 EMIF on OMAP-L1x/C674x 2019年 12月 20日
ユーザー・ガイド L138/C6748 development kit (LCDK) (Rev. A) PDF | HTML 2019年 9月 18日
アプリケーション・ノート Using DSPLIB FFT Implementation for Real Input and Without Data Scaling PDF | HTML 2019年 6月 11日
アプリケーション・ノート Programming PLL Controllers on OMAP-L1x8/C674x/AM18xx 2019年 4月 25日
アプリケーション・ノート TMS320C6748/46/42 power consumption summary 2019年 3月 26日
アプリケーション・ノート General Hardware Design/BGA PCB Design/BGA 2019年 2月 22日
アプリケーション・ノート OMAP-L13x / C674x / AM1x schematic review guidelines PDF | HTML 2019年 2月 14日
アプリケーション・ノート McASP Design Guide - Tips, Tricks, and Practical Examples 2019年 1月 10日
ホワイト・ペーパー Designing professional audio mixers for every scenario 2018年 6月 28日
ユーザー・ガイド PRU Assembly Instruction User Guide 2018年 2月 16日
アプリケーション・ノート Processor SDK RTOS Audio Benchmark Starter Kit 2017年 4月 12日
技術記事 Enabling Wi-Fi® and Bluetooth® connectivity on RTOS PDF | HTML 2016年 4月 13日
技術記事 Reversing the voice quality gap PDF | HTML 2016年 1月 21日
アプリケーション・ノート TI DSP Benchmarking 2016年 1月 13日
アプリケーション・ノート Using the TMS320C6748/C6746/C6742 Bootloader (Rev. F) 2014年 1月 23日
ユーザー・ガイド System Analyzer User's Guide (Rev. F) 2013年 11月 18日
アプリケーション・ノート OMAP-L132/L138, TMS320C6742/6/8 Pin Multiplexing Utility (Rev. B) 2013年 9月 27日
ホワイト・ペーパー MityDSP®-L138F Software Defined Radio Using uPP Data Transfer (Rev. A) 2012年 2月 2日
アプリケーション・ノート Powering the TMS320C6742, TMS320C6746, and TMS320C6748 With the TPS650061 2011年 12月 19日
アプリケーション・ノート Introduction to TMS320C6000 DSP Optimization 2011年 10月 6日
ユーザー・ガイド TMS320C674x/OMAP-L1x Processor Peripherals Overview Reference Guide (Rev. F) 2011年 9月 14日
アプリケーション・ノート High-Vin, High-Efficiency Power Solution Using DC/DC Converter With DVFS (Rev. C) 2011年 8月 29日
アプリケーション・ノート Medium Integrated Power Solution Using a Dual DC/DC Converter and an LDO (Rev. B) 2011年 8月 29日
アプリケーション・ノート Simple Power Solution Using LDOs (Rev. B) 2011年 8月 29日
ホワイト・ペーパー OpenCV on TI’s DSP+ARM® 2011年 7月 27日
アプリケーション・ノート TMS320C674x/OMAP-L1x Processor Security 2011年 6月 8日
ホワイト・ペーパー Software and Hardware Design Challenges Due to Dynamic Raw NAND Market 2011年 5月 19日
ユーザー・ガイド TMS320C674x DSP Megamodule Reference Guide (Rev. A) 2010年 8月 3日
ユーザー・ガイド TMS320C674x DSP CPU and Instruction Set User's Guide (Rev. B) 2010年 7月 30日
アプリケーション・ノート High-Efficiency Power Solution Using DC/DC Converters With DVFS (Rev. A) 2010年 5月 5日
アプリケーション・ノート High-Integration, High-Efficiency Power Solution Using DC/DC Converters w/DVFS (Rev. A) 2010年 5月 5日
ユーザー・ガイド OMAP-L138/C6748/C6746 Programmable Real-Time Unit Subsystem 2009年 8月 24日
アプリケーション・ノート TMS320C6748/46/42 & OMAP-L132/L138 USB Downstream Host Compliance Testing 2009年 8月 17日
アプリケーション・ノート TMS320C6748/46/42 & OMAP-L1x8 USB Upstream Device Compliance Testing 2009年 8月 17日
アプリケーション・ノート TMS320C6748/46/42 Complementary Products 2009年 7月 20日
ホワイト・ペーパー Efficient Fixed- and Floating-Point Code Execution on the TMS320C674x Core 2009年 6月 24日
アプリケーション・ノート TMS320C674x/OMAP-L1x USB Compliance Checklist 2009年 3月 12日
ユーザー・ガイド TMS320C674x DSP Cache User's Guide (Rev. A) 2009年 2月 11日

設計および開発

各種電源ソリューション

TMS320C6748 に関連する、利用可能な電源ソリューションを検索できます。TI は、自社と他社それぞれのシステム オン チップ (SoC)、プロセッサ、マイコン、センサ、フィールド プログラマブル ゲート アレイ (FPGA) に適した、各種電源ソリューションを取り揃えています。

デバッグ・プローブ

TMDSEMU200-U — XDS200 USB デバッグ・プローブ

XDS200 は、TI の組込みデバイスのデバッグに使用できるデバッグ・プローブ (エミュレータ) です。XDS200 は、低コストの XDS110 と高性能の XDS560v2 に比べて、低コストと良好な性能のバランスを特長としています。単一のポッド (筐体) で、多様な規格 (IEEE1149.1、IEEE1149.7、SWD) をサポートします。すべての XDS デバッグ・プローブは、組込みトレース・バッファ (ETB) を搭載しているすべての Arm® プロセッサと DSP プロセッサで、コア・トレースとシステム・トレースをサポートしています。ピン経由でコア・トレースを実行する場合、 (...)

デバッグ・プローブ

TMDSEMU560V2STM-U — XDS560™ ソフトウェア v2 システム・トレース USB デバッグ・プローブ

XDS560v2 は、XDS560™ ファミリのデバッグ・プローブの中で最高の性能を達成し、従来の JTAG 規格 (IEEE1149.1) と cJTAG (IEEE1149.7) の両方をサポートしています。シリアル・ワイヤ・デバッグ (SWD) をサポートしていないことに注意してください。

すべての XDS デバッグ・プローブは、組み込みトレース・バッファ (ETB) を搭載しているすべての ARM プロセッサと DSP プロセッサで、コア・トレースとシステム・トレースをサポートしています。ピン経由でコア・トレースを実行する場合、XDS560v2 PRO TRACE が必要です。

(...)

デバッグ・プローブ

TMDSEMU560V2STM-UE — Spectrum Digital XDS560v2 システム・トレース USB およびイーサネット

The XDS560v2 System Trace is the first model of the XDS560v2 family of high-performance debug probes (emulators) for TI processors. The XDS560v2 is the highest performance of the XDS family of debug probes and supports both the traditional JTAG standard (IEEE1149.1) and cJTAG (IEEE1149.7).

The (...)

開発キット

TMDSLCDK138 — OMAP-L138 開発キット(LCDK)

OMAP-L138 DSP+ARM9™ 開発キットを使用すると、Linux (...)

ユーザー ガイド: PDF | HTML
開発キット

TMDSLCDK6748 — TMS320C6748 DSP 開発キット(LCDK)

TMS320C6748 DSP 開発キット (LCDK) は、スケーラビリティの高いプラットフォームであり、バイオメトリクス分析、通信、オーディオなど、組込み分析機能とリアルタイム信号処理を必要とするアプリケーション開発時の障害を打破できます。この低コスト LCDK は、リアルタイム DSP (...)

ユーザー ガイド: PDF | HTML
ソフトウェア開発キット (SDK)

PROCESSOR-SDK-C6748 — TI-RTOS サポート付き C6748 プロセッサ向けプロセッサ SDK

プロセッサ SDK(ソフトウェア開発キット)は、TI の組込みプロセッサを対象にした統合ソフトウェア・プラットフォームであり、セットアップが簡単で、ベンチマークとデモにすぐにアクセスできます。  リリースしたすべてのプロセッサ SDK は TI の広範なプラットフォームを網羅した一貫性を持っており、複数のデバイス間でソフトウェアのシームレスな再利用や移行を可能にします。  プロセッサ SDK と TI の組込みプロセッサ・ソリューションにより、スケーラブル・プラットフォーム・ソリューションの開発が容易になります。

C6748、C6746、C6742 向けのプロセッサ SDK は、TI-RTOS (...)


ソフトウェア開発キット (SDK)

PROCESSOR-SDK-RTOS-OMAPL138 OMAP-L138、OMAP-L132、C6748、C6746、C6742 向け RTOS プロセッサ SDK

Processor SDK (Software Development Kit) is a unified software platform for TI embedded processors providing easy setup and fast out-of-the-box access to benchmarks and demos.  All releases of Processor SDK are consistent across TI’s broad portfolio, allowing developers to seamlessly (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
Arm ベースのプロセッサ
OMAP-L138 低消費電力 C674x 浮動小数点 DSP + Arm9 プロセッサ - 最大 456MHz
デジタル信号プロセッサ (DSP)
TMS320C6742 低消費電力 C674x 浮動小数点 DSP - 200MHz TMS320C6746 低消費電力 C674x 浮動小数点 DSP - 456MHz TMS320C6748 低消費電力 C674x 浮動小数点 DSP - 456MHz、SATA 搭載
ハードウェア開発
開発キット
TMDSLCDK138 OMAP-L138 開発キット(LCDK) TMDSLCDK6748 TMS320C6748 DSP 開発キット(LCDK)
ダウンロードオプション
ドライバまたはライブラリ

MATHLIB — DSP 演算ライブラリ、浮動小数点デバイス用

The Texas Instruments math library is an optimized floating-point math function library for C programmers using TI floating point devices. These routines are typically used in computationally intensive real-time applications where optimal execution speed is critical. By using these routines instead (...)
ドライバまたはライブラリ

SPRC264 — C64x+IMGLIB

C5000/6000 Image Processing Library (IMGLIB) is an optimized image/video processing function library for C programmers. It includes C-callable general-purpose image/video processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)
ユーザー ガイド: PDF
ドライバまたはライブラリ

SPRC265 — C64x+DSPLIB

TMS320C6000 Digital Signal Processor Library (DSPLIB) is a platform-optimized DSP function library for C programmers. It includes C-callable, general-purpose signal-processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)
ユーザー ガイド: PDF
ドライバまたはライブラリ

TELECOMLIB — テレコムおよびメディア向けライブラリ - FAXLIB、VoLIB および AEC/AER、TMS320C64x+ および TMS320C55x プロセッサ用

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)
IDE (統合開発環境)、コンパイラ、またはデバッガ

CCSTUDIO Code Composer Studio 統合開発環境(IDE)

Code Composer Studio is an integrated development environment (IDE) for TI's microcontrollers and processors. It comprises a suite of tools used to develop and debug embedded applications.  Code Composer Studio is available for download across Windows®, Linux® and macOS® desktops. It can also (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

こちらの設計リソースは、このカテゴリに属する製品の大半をサポートしています。

サポート状況を確認するには、製品の詳細ページをご覧ください。

開始 ダウンロードオプション
IDE (統合開発環境)、コンパイラ、またはデバッガ

SECDEVTOOL-OMAPL138C6748 ベーシック・セキュア・ブート開発ツール、OMAP-L138 / C6748 用

OMAP-L138 C6000 DSP+ARM® processor and TMS320C6748 digital signal processor (DSP) product families offer secure-boot enabled devices which add protection of encrypted application code on the external flash devices and the ability to upgrade boot code and application code remotely while allowing (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
Arm ベースのプロセッサ
OMAP-L138 低消費電力 C674x 浮動小数点 DSP + Arm9 プロセッサ - 最大 456MHz
デジタル信号プロセッサ (DSP)
TMS320C6748 低消費電力 C674x 浮動小数点 DSP - 456MHz、SATA 搭載
ダウンロードオプション
ソフトウェア・コーデック

ADT-3P-DSPVOIPCODECS — Adaptive Digital Technologies 社の DSP VOIP、スピーチ / オーディオ・コーデック

Adaptive Digital is a developer of voice quality enhancement algorithms, and best-in-class acoustic echo cancellation software that work with TI DSPs. Adaptive Digital has extensive experience in the algorithm development, implementation, optimization and configuration tuning. They provide (...)
ソフトウェア・コーデック

VOCAL-3P-DSPVOIPCODECS — Vocal Technologies の DSP VoIP コーデック

25 年を超えるアセンブリおよび C コード開発の実績がある Vocal のモジュール式ソフトウェア・スイートは、さまざまな TI DSP で利用できます。対象とする製品には、ATA、VoIP サーバーおよびゲートウェイ、HPNA ベースの IPBX、ビデオ監視、音声およびビデオ会議、音声およびデータ RF デバイス、RoIP ゲートウェイ、政府機関向けセキュア・デバイス、合法的傍受ソフトウェア、医療用デバイス、組み込みモデム、T.38 ファックス、FoIP などがあります。

Vocal Technologies の詳細については https://www.vocal.com をご覧ください。

シミュレーション・モデル

C6748 ZCE BSDL Model (Rev. B)

SPRM369B.ZIP (18 KB) - BSDL Model
シミュレーション・モデル

C6748 ZCE IBIS Model (Rev. C)

SPRM371C.ZIP (120 KB) - IBIS Model
シミュレーション・モデル

C6748 ZWT BSDL Model (Rev. B)

SPRM366B.ZIP (18 KB) - BSDL Model
シミュレーション・モデル

C6748 ZWT IBIS Model (Rev. C)

SPRM370C.ZIP (121 KB) - IBIS Model
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
NFBGA (ZCE) 361 Ultra Librarian
NFBGA (ZWT) 361 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ