ホーム パワー・マネージメント マルチチャネル IC (PMIC)

TPS51200-EP

アクティブ

シンク / ソース DDR 終端レギュレータ

製品詳細

Vin (min) (V) 1.1 Vin (max) (V) 3.5 Vout (min) (V) -0.3 Vout (max) (V) 3.6 Features Complete Solution Rating HiRel Enhanced Product Operating temperature range (°C) -55 to 125 Iq (typ) (mA) 0.5 Product type DDR DDR memory type DDR, DDR2, DDR3, DDR3L, DDR4, LPDDR2, LPDDR3
Vin (min) (V) 1.1 Vin (max) (V) 3.5 Vout (min) (V) -0.3 Vout (max) (V) 3.6 Features Complete Solution Rating HiRel Enhanced Product Operating temperature range (°C) -55 to 125 Iq (typ) (mA) 0.5 Product type DDR DDR memory type DDR, DDR2, DDR3, DDR3L, DDR4, LPDDR2, LPDDR3
VSON (DRC) 10 9 mm² 3 x 3
  • 入力電圧: 2.5Vレールと3.3Vレールをサポート
  • VLDOIN電圧範囲: 1.1V~3.5V
  • シンク/ソース終端レギュレータにドループ補正を内蔵
  • メモリ終端アプリケーション(DDR)に必要な最低出力容量20μF (通常は3×10μF MLCC)
  • PGOODによる出力レギュレーション監視
  • EN入力
  • REFIN入力により、直接または分圧抵抗経由で入力を柔軟にトラッキング可能
  • リモート・センシング(VOSNS)
  • ±10mAのバッファ付きリファレンス(REFOUT)
  • ソフトスタート、UVLO、OCLを内蔵
  • サーマル・シャットダウン
  • DDRおよびDDR2 JEDEC仕様に準拠
  • DDR3、低消費電力DDR3、およびDDR4 VTTアプリケーションをサポート
  • サーマル・パッド付き10ピンVSONパッケージ
  • 防衛、航空宇宙、および医療アプリケーションをサポート
    • 管理されたベースライン
    • 単一のアセンブリ/テスト施設
    • 単一の製造施設
    • 軍用温度範囲(-55℃~125℃)で利用可能
    • 長期にわたる製品ライフ・サイクル
    • 製品変更通知の延長
    • 製品のトレーサビリティ

アプリケーション

  • DDR、DDR2、DDR3、低消費電力DDR3、DDR4用のメモリ終端レギュレータ
  • ノートPC、デスクトップPC、サーバー
  • テレコムおよびデータコム
  • 基地局
  • LCD-TVおよびPDP-TV
  • 複写機およびプリンタ
  • セットトップ・ボックス

All trademarks are the property of their respective owners.

  • 入力電圧: 2.5Vレールと3.3Vレールをサポート
  • VLDOIN電圧範囲: 1.1V~3.5V
  • シンク/ソース終端レギュレータにドループ補正を内蔵
  • メモリ終端アプリケーション(DDR)に必要な最低出力容量20μF (通常は3×10μF MLCC)
  • PGOODによる出力レギュレーション監視
  • EN入力
  • REFIN入力により、直接または分圧抵抗経由で入力を柔軟にトラッキング可能
  • リモート・センシング(VOSNS)
  • ±10mAのバッファ付きリファレンス(REFOUT)
  • ソフトスタート、UVLO、OCLを内蔵
  • サーマル・シャットダウン
  • DDRおよびDDR2 JEDEC仕様に準拠
  • DDR3、低消費電力DDR3、およびDDR4 VTTアプリケーションをサポート
  • サーマル・パッド付き10ピンVSONパッケージ
  • 防衛、航空宇宙、および医療アプリケーションをサポート
    • 管理されたベースライン
    • 単一のアセンブリ/テスト施設
    • 単一の製造施設
    • 軍用温度範囲(-55℃~125℃)で利用可能
    • 長期にわたる製品ライフ・サイクル
    • 製品変更通知の延長
    • 製品のトレーサビリティ

アプリケーション

  • DDR、DDR2、DDR3、低消費電力DDR3、DDR4用のメモリ終端レギュレータ
  • ノートPC、デスクトップPC、サーバー
  • テレコムおよびデータコム
  • 基地局
  • LCD-TVおよびPDP-TV
  • 複写機およびプリンタ
  • セットトップ・ボックス

All trademarks are the property of their respective owners.

TPS51200-EPデバイスは、シンク/ソースのダブル・データ・レート(DDR)終端レギュレータで、低入力電圧、低コスト、低ノイズで省スペースが重要なシステム向けに設計されています。

TPS51200-EPは高速な過渡応答特性を持ち、必要な最小出力容量はわずか20μFです。TPS51200-EPはリモート・センシング機能と、DDR、DDR2、DDR3、低消費電力DDR3、DDR4 VTTバス終端のすべての電力要件をサポートします。

また、TPS51200-EPはDDRアプリケーションに対して、出力レギュレーションを監視するためのオープン・ドレインPGOOD信号と、S3 (RAMへのサスペンド)時にVTTを放電するために使用可能なEN信号を提供します。

TPS51200-EPは熱効率の高い10ピンVSONサーマル・パッド・パッケージで供給され、グリーンおよび鉛フリーの両方の基準を満たしています。温度定格は-55℃~+125℃です。

TPS51200-EPデバイスは、シンク/ソースのダブル・データ・レート(DDR)終端レギュレータで、低入力電圧、低コスト、低ノイズで省スペースが重要なシステム向けに設計されています。

TPS51200-EPは高速な過渡応答特性を持ち、必要な最小出力容量はわずか20μFです。TPS51200-EPはリモート・センシング機能と、DDR、DDR2、DDR3、低消費電力DDR3、DDR4 VTTバス終端のすべての電力要件をサポートします。

また、TPS51200-EPはDDRアプリケーションに対して、出力レギュレーションを監視するためのオープン・ドレインPGOOD信号と、S3 (RAMへのサスペンド)時にVTTを放電するために使用可能なEN信号を提供します。

TPS51200-EPは熱効率の高い10ピンVSONサーマル・パッド・パッケージで供給され、グリーンおよび鉛フリーの両方の基準を満たしています。温度定格は-55℃~+125℃です。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
3 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TPS51200-EP シンク/ソースDDR終端レギュレータ データシート PDF | HTML 英語版 PDF | HTML 2016年 8月 24日
* VID TPS51200-EP VID V6216610 2018年 3月 27日
* 放射線と信頼性レポート TPS51200MDRCTEP Reliability Report 2016年 9月 21日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

TPS51200EVM — TPS51200 シンクとソース (吸い込みと供給) の両方に対応、DDR 終端レギュレータ

TPS51200EVM 評価ボード、言い換えると HPA322A は、TI のコスト最適化済み DDR/DDR2/DDR3/LP DDR3 向け VTT 終端レギュレータである TPS51200 の性能と特性を評価するための設計を採用しています。TPS51200 は、DDR メモリに適した終端電圧と 10mA のバッファ付き基準電圧を供給する設計であり、最小限の外付け部品で、DDR (2.5V/1.25V)、DDR2 (1.8V/0.9V)、DDR3 (1.5V/0.75V)、LP DDR3 (1.2V/0.6V) の各仕様に対応できます。

ユーザー ガイド: PDF
シミュレーション・モデル

TPS51200 PSpice Average Model

SLVM069.ZIP (30 KB) - PSpice Model
シミュレーション・モデル

TPS51200 PSpice Transient Model (Rev. A)

SLVM068A.ZIP (38 KB) - PSpice Model
シミュレーション・モデル

TPS51200 TINA-TI Average Reference Design

SLUM150.TSC (755 KB) - TINA-TI Reference Design
シミュレーション・モデル

TPS51200 TINA-TI Average Spice Model

SLUM151.ZIP (17 KB) - TINA-TI Spice Model
シミュレーション・モデル

TPS51200 TINA-TI Start-Up Transient Reference Design

SLUM148.TSC (127 KB) - TINA-TI Reference Design
シミュレーション・モデル

TPS51200 TINA-TI Transient Spice Model

SLUM149.ZIP (18 KB) - TINA-TI Spice Model
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
VSON (DRC) 10 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ