TPS53622
- Intel VR13 Serial VID (SVID) Compliant
- Full VR13 Server Feature Set Including Digital Input Power Monitor
- Programmable Loop Compensations
- Configurable with Non-Volatile Memory (NVM) for Low External Component Counts
- Individual Phase Current Calibrations and Reports
- Dynamic Phase Shedding with Programmable Current Threshold for Optimizing Efficiency at Light and Heavy Loads
- Fast Phase-Adding for Undershoot Reduction (USR)
- Backward VR12.0 and VR12.5 Compatible
- 8-Bit DAC with Selectable 5 mV or 10 mV Resolution and Output Ranges from 0.25 V to 1.52 V or 0.5 to 2.8125 V for Dual Channels
- Driverless Configuration for Efficient High-Frequency Switching
- Fully Compatible with TI NextFET™ Power Stage for High-Density Solutions
- Accurate, Adjustable Voltage Positioning
- Patented AutoBalance™ Phase Balancing
- Selectable, 16-level Per-Phase Current Limit
- PMBus™ System Interface for Telemetry of Voltage, Current, Power, Temperature, and Fault Conditions
- Dynamic Output Voltage Transitions with Programmable Slew Rates via SVID or PMBus Interface
- Conversion Voltage Range: 4.5 V to 17 V
- Low Quiescent Current
The TPS53622 is a fully VR13 SVID compliant step-down controller with dual channels, built-in non-volatile memory (NVM), and PMBus™ interface, and is fully compatible with TI NexFET ™power stage. Advanced control features such as D-CAP+™ architecture with undershoot reduction (USR) provide fast transient response, low output capacitance, and good current sharing. The device also provides novel phase interleaving strategy and dynamic phase shedding for efficiency improvement at different loads. Adjustable control of VCORE slew rate and voltage positioning round out the Intel® VR13™ features. In addition, the device supports the PMBus communication interface for reporting the telemetry of voltage, current, power, temperature, and fault conditions to the systems. All programmable parameters can be configured by the PMBus interface and can be stored in NVM as the new default values to minimize the external component count.
The TPS53622 device if offered in a thermally enhanced -pin QFN packaged and is rated to operate from –40°C to 125°C.
詳細リクエスト
詳細なデータシートや、他の設計サポート ツールについては、ご請求ください。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | TPS53622 Dual-Channel (1-Phase + 1-Phase) or (2-Phase + 0-Phase) D-CAP+™ Step-Down Multiphase Controller with NVM and PMBus™ for VR13 Server VCCIO + VMCP データシート | PDF | HTML | 2017年 8月 7日 | ||
アプリケーション・ノート | Multiphase Buck Design from Start to Finish, Part 1 (Rev. B) | 2021年 4月 7日 | ||||
アプリケーション・ノート | D-CAP+TM Control for Multiphase Step-Down Voltage Regulators for Powering Microp | 2019年 1月 13日 | ||||
アプリケーション・ノート | NVM Programming for VR13 Power Controllers | PDF | HTML | 2018年 5月 4日 | |||
技術記事 | The D-CAP+™ Modulator: Evaluating the small-signal robustness | PDF | HTML | 2017年 11月 15日 | |||
ユーザー・ガイド | Using the Fusion Digital Power Designer for TPS536xx VR13 Multiphase Solutions | 2016年 12月 16日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
FUSION_DIGITAL_POWER_DESIGNER — デジタル電源用ソフトウェア
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
WQFN (RSB) | 40 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点