データシート
TXS0102
- 方向制御信号不要
- 最大データ・レート:
- 24Mbps (プッシュプル)
- 2Mbps (オープン・ドレイン)
- テキサス・インスツルメンツの NanoStar™ 集積回路パッケージで提供
- 1.65V~3.6V (A ポート)、2.3V~5.5V (B ポート) (V CCA ≤ V CCB)
- V CC 絶縁機能:いずれかの V CC 入力が GND レベルになると、両方のポートが高インピーダンス状態に移行
- 電源投入のシーケンス不要:V CCA または V CCB のいずれかが最初に立ち上げ可能
- I off により部分的パワーダウン・モードでの動作をサポート
- JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
- JESD 22 を上回る ESD 保護:
- A ポート:
- 2500V、人体モデル (A114-B)
- 250V、マシン・モデル (A115-A)
- 1500V、デバイス帯電モデル (C101)
- B ポート:
- 8kV、人体モデル (A114-B)
- 250V、マシン・モデル (A115-A)
- 1500V、デバイス帯電モデル (C101)
- A ポート:
この 2 ビット非反転トランスレータは、双方向の電圧レベル・トランスレータであり、これを使用してデジタル・スイッチングを確立することにより、動作電圧が混在するシステムへの対応が可能になります。設定可能な 2 本の独立した電源レールを採用しており、1.65V~3.6V の動作電圧に対応する A ポートは V CCA 電源に追従し、2.3V~5.5V の動作電圧に対応する B ポートは V CCB 電源に追従します。このため高低いずれのロジック信号レベルにも対応し、1.8V、2.5V、3.3V、5V の任意の電圧ノード間で双方向変換が可能になります。
出力イネーブル (OE) 入力を Low にすると、全 I/O がハイ・インピーダンス状態になるため、電源の静止電流を大幅に削減できます。
電源オンまたは電源オフ時に高インピーダンス状態を確保するため、OE をプルダウン抵抗経由で GND に接続する必要があります。この抵抗の最小値は、ドライバの電流ソース能力によって決まります。
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
20 をすべて表示 設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
評価ボード
5-8-LOGIC-EVM — 5 ~ 8 ピンの DCK、DCT、DCU、DRL、DBV の各パッケージをサポートする汎用ロジックの評価基板 (EVM)
5 ~ 8 ピンで DCK、DCT、DCU、DRL、DBV の各パッケージを使用する多様なデバイスをサポートできる設計のフレキシブルな評価基板です。
ユーザー ガイド: PDF
多くの TI リファレンス デザインには、TXS0102 があります。
TI のリファレンス デザイン セレクション ツールを使用すると、開発中のアプリケーションやパラメータとの適合度が最も高いデザインの確認と特定を進めることができます。
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
DSBGA (YZP) | 8 | Ultra Librarian |
SSOP (DCT) | 8 | Ultra Librarian |
VSSOP (DCU) | 8 | Ultra Librarian |
X2SON (DQE) | 8 | Ultra Librarian |
X2SON (DQM) | 8 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点