UCC27532-Q1
- 車載アプリケーション認定済み
- 以下の結果で AEC-Q100 認定済み:
- デバイス温度グレード 1
- 低コストのゲート ドライバ (FET と IGBT の駆動に最適なソリューションを提供)
- ディスクリート トランジスタ ペアによる駆動の代替として最適 (コントローラとのインターフェイスが容易)
- CMOS 互換の入力ロジック スレッショルド (VDD が 18V を超えた場合は固定)
- 分割出力により、ターンオンとターンオフを個別に調整可能
- TTL 互換の固定スレッショルドによるイネーブル
- 高いピーク駆動電流:ソース 2.5A、シンク 5A (VDD 18V 時)
- 広い VDD 範囲:10V~35V
- グランドより低い電圧 (DC -5V) にも耐える入力ピン
- 入力がフローティング時または VDD UVLO 時は出力を Low に保持
- 高速伝搬遅延時間:17ns (標準値)
- 高速な立ち上がり / 立ち下がり時間:15ns/7ns (標準値、1800pF 負荷)
- 低電圧誤動作防止 (UVLO)
- ハイサイドまたはローサイド ドライバとして使用可能 (適切にバイアスを印加し信号を分離して設計した場合)
- 低コストで省スペースの 6 ピン DBV (SOT-23) パッケージ
- 動作温度範囲:–40℃~140℃
UCC27532-Q1 デバイスは、最大 2.5A のソース電流と最大 5A のシンク電流 (非対称駆動) で MOSFET および IGBT パワー スイッチを効率的に駆動できるシングル チャネル高速ゲート ドライバです。非対称駆動の強力なシンク能力により、寄生素子によるミラー ターンオン効果に対する耐性を高めています。また、UCC27532-Q1 デバイスは分割出力構成を実装し、ゲート駆動電流は OUTH ピンからソース、OUTL ピンからシンクされます。このピン配置により、ユーザーは OUTH および OUTL ピンに対してそれぞれ独立したオン / オフ抵抗を使用でき、スイッチングのスルーレートを簡単に制御できます。
また、レール ツー レールの駆動能力と、17ns (標準値) の非常に小さな伝搬遅延を特長としています。
UCC27532-Q1 デバイスは、18V 以下の VDD において、VDD 電圧の 55% (立ち上がり時) と VDD 電圧の 45% (立ち下がり時) に設定された CMOS 入力スレッショルドを持っています。VDD が 18V より高い場合、入力スレッショルドはその最大レベルに固定されたままになります。
このドライバには、TTL 互換の固定スレッショルドを持つ EN ピンが搭載されています。ENは内部でプルアップされているため、ENをLowにするとドライバがディスエーブルになり、オープンにすると通常動作が可能になります。ENピンは、INピンと同じ性能を持つ追加の入力としても使用できます。
ドライバの入力ピンをオープンにすると、出力がLowに保持されます。本ドライバの論理動作を「タイミング図」、「入力 / 出力ロジックの真理値表」、 に示します。
VDD ピンの内部回路は、VDD 電源電圧が動作範囲内になるまで出力を Low に保持する低電圧誤動作防止機能を備えています。
UCC27532-Q1ドライバは、6ピンの標準SOT-23(DBV)パッケージで供給されます。このデバイスは、広い温度範囲 (-40℃~140℃) で動作します。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | UCC27532-Q1 2.5A および 5A、35VMAX VDD、FET および IGBT シングル ゲート ドライバ データシート (Rev. C 翻訳版) | PDF | HTML | 英語版 (Rev.C) | PDF | HTML | 2024年 10月 16日 |
アプリケーション・ノート | Review of Different Power Factor Correction (PFC) Topologies' Gate Driver Needs | PDF | HTML | 2024年 1月 22日 | |||
アプリケーション概要 | External Gate Resistor Selection Guide (Rev. A) | 2020年 2月 28日 | ||||
アプリケーション概要 | Understanding Peak IOH and IOL Currents (Rev. A) | 2020年 2月 28日 | ||||
アプリケーション概要 | How to overcome negative voltage transients on low-side gate drivers' inputs | 2019年 1月 18日 | ||||
アプリケーション概要 | High-Side Cutoff Switches for High-Power Automotive Applications (Rev. A) | 2018年 11月 26日 | ||||
その他の技術資料 | Fundamentals of MOSFET and IGBT Gate Driver Circuits (Replaces SLUP169) (Rev. A) | 2018年 10月 29日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
SOT-23 (DBV) | 6 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。