ホーム ロジックと電圧変換 論理ゲート OR ゲート

SN74LVC1G332

アクティブ

1 チャネル、3 入力、1.65V ~ 5.5V、32mA のドライブ能力、OR ゲート

製品詳細

Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 Inputs per channel 3 IOL (max) (mA) 32 IOH (max) (mA) -32 Input type Standard CMOS Output type Push-Pull Features Over-voltage tolerant inputs, Partial power down (Ioff), Ultra high speed (tpd <5ns) Data rate (max) (Mbps) 100 Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 Inputs per channel 3 IOL (max) (mA) 32 IOH (max) (mA) -32 Input type Standard CMOS Output type Push-Pull Features Over-voltage tolerant inputs, Partial power down (Ioff), Ultra high speed (tpd <5ns) Data rate (max) (Mbps) 100 Rating Catalog Operating temperature range (°C) -40 to 125
DSBGA (YZP) 6 2.1875 mm² 1.75 x 1.25 SOT-23 (DBV) 6 8.12 mm² 2.9 x 2.8 SOT-5X3 (DRL) 6 2.56 mm² 1.6 x 1.6 SOT-SC70 (DCK) 6 4.2 mm² 2 x 2.1 USON (DRY) 6 1.45 mm² 1.45 x 1 X2SON (DSF) 6 1 mm² 1 x 1
  • Available in the Texas Instruments NanoStar and NanoFree Packages
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Supports Down Translation to VCC
  • Max tpd of 4.5 ns at 3.3 V
  • Low Power Consumption, 10-µA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Ioff Supports Live Insertion, Partial-Power-Down Mode, and Back-Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per
    JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

  • Available in the Texas Instruments NanoStar and NanoFree Packages
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Supports Down Translation to VCC
  • Max tpd of 4.5 ns at 3.3 V
  • Low Power Consumption, 10-µA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Ioff Supports Live Insertion, Partial-Power-Down Mode, and Back-Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per
    JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

The SN74LVC1G332 device performs the Boolean function in positive logic.

NanoStar™ and NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

The SN74LVC1G332 device performs the Boolean function in positive logic.

NanoStar™ and NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン互換製品
SN74AUP1G32 アクティブ シングル、2 入力、0.8V ~ 3.6V、低消費電力 (1μA 未満)、OR ゲート Smaller voltage range (0.8V to 3.6V), longer average propagation delay (8ns), lower average drive strength (4mA)
比較対象デバイスと類似の機能
SN74LVC1G32 アクティブ 1 チャネル、2 入力、1.65V ~ 5.5V、32mA のドライブ能力、OR ゲート Voltage range 1.65V to 5.5V, average propagation delay 5.5ns, average drive strength 24mA

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
28 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74LVC1G332 データシート (Rev. E) 2012年 1月 11日
アプリケーション・ノート Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
セレクション・ガイド Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート How to Select Little Logic (Rev. A) 2016年 7月 26日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新英語版 (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
製品概要 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution (Rev. A) 2004年 6月 22日
ユーザー・ガイド Signal Switch Data Book (Rev. A) 2003年 11月 14日
アプリケーション・ノート Use of the CMOS Unbuffered Inverter in Oscillator Circuits 2003年 11月 6日
ユーザー・ガイド LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002年 12月 18日
アプリケーション・ノート Texas Instruments Little Logic Application Report 2002年 11月 1日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
その他の技術資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
アプリケーション・ノート 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
アプリケーション・ノート Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
その他の技術資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
アプリケーション・ノート Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
アプリケーション・ノート Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
アプリケーション・ノート CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
アプリケーション・ノート LVC Characterization Information 1996年 12月 1日
アプリケーション・ノート Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
アプリケーション・ノート Live Insertion 1996年 10月 1日
設計ガイド Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
アプリケーション・ノート Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

5-8-LOGIC-EVM — 5 ~ 8 ピンの DCK、DCT、DCU、DRL、DBV の各パッケージをサポートする汎用ロジックの評価基板 (EVM)

5 ~ 8 ピンで DCK、DCT、DCU、DRL、DBV の各パッケージを使用する多様なデバイスをサポートできる設計のフレキシブルな評価基板です。
ユーザー ガイド: PDF
シミュレーション・モデル

SN74LVC1G332 Behavioral SPICE Model

SCEM631.ZIP (8 KB) - PSpice Model
シミュレーション・モデル

SN74LVC1G332 IBIS Model (Rev. A)

SCEM371A.ZIP (44 KB) - IBIS Model
リファレンス・デザイン

TIDM-SERVODRIVE — 工業用サーボ・ドライブおよびAC インバータ・ドライブ、リファレンス・デザイン

DesignDRIVE 開発キットは、3 相 ACI または PMSM モーターに直接接続する包括的な産業用ドライブ向けのリファレンス・デザインです。この単一のプラットフォームに採用されている制御、駆動、通信技術の組み合わせにより、多くのドライブ・トポロジーを作成できます。複数の位置センサ・インターフェイス、多様な電流センシング技術、ホットサイド・パーティションのオプション、安全性および産業用イーサネットに対応する拡張性などを特長としています。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00548 — セーフティ・アプリケーション向け 4 ~ 20mA アナログ入力モジュールのリファレンス・デザイン

TIDA-00548 は、絶縁型のデュアル・チャネル 4 ~ 20mA アナログ入力のリファレンス・デザインであり、機能安全用途のプログラマブル・ロジック・コントローラ (PLC) で副次的な部品として使用できます。このリファレンス・デザインは、32 ビット高性能 A/D コンバータ (ADC) を使用して、デジタル化した入力値を提供します。RM4x デュアルコア ARM® Cortex®-R4 ベースの CPU は、ロックステップ技術と内蔵セルフ・テスト (BIST) を搭載しています。この CPU は最大 9 (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01552 — デジタル出力モジュール向け 8 チャネル、2A ハイサイド・ドライバのリファレンス・デザイン

TIDA-01552 は PLC などのファクトリ・オートメーション・アプリケーションに対応した 8 チャネル、並列、2A、ハイサイド、デジタル出力のリファレンス・デザインで、TI の新しいハイサイド・ドライバ(TPS27S100 など)の診断機能と電力密度を活用しています。各出力は出力電流をリアルタイムで個別に測定できます。この機能により、動作中のワイヤの断線や回路の短絡を検出できます。経年劣化や改ざんに起因する出力負荷の変化も検出可能です。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01333 — ISOW7841 を使用する 8 チャネル絶縁型高電圧アナログ入力モジュールのリファレンス・デザイン

The TIDA-01333 isolated high voltage analog input module reference design has eight channels supporting both, voltage and current measurement. In addition, 4 channels support common-mode voltages up to ±160V. Isolation of +5V line and the Serial Peripheral Interface  (SPI) (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00550 — PLC 向けデュアル・チャネル間絶縁型ユニバーサル・アナログ入力モジュールのリファレンス・デザイン

TIDA-00550 は、プログラマブル・ロジック・コントローラ (PLC) に適した、デュアル構成のチャネル相互間絶縁型ユニバーサル・アナログ入力モジュールのリファレンス・デザインであり、高精度とフレキシビリティを両立しています。このリファレンス・デザインをセンサ・トランスミッタと組み合わせると、標準的な入力電圧と電流、さらに熱電対、RTD、4 ~ 20mA ループを測定できます。使用する入力端子はわずか 4 個で、最小面積、高い多様性、高性能が求められるアプリケーションに最適です。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00560 — 16 チャネル・ステータス LED ドライバ、PLC モジュール・リファレンス・デザイン用

TIDA-00560 の目的は、PLC の I/O モジュールで必要とされるマルチチャネル LED ドライバを提示し、複数のアナログ入力チャネルとデジタル入力チャネル、さらに出力チャネルのステータスを示すことです。重要な要件である、小さいスタティック電流、少ない部品点数、最小の PCB 面積、LED 診断機能の統合を、このデザインで達成しました。部品を片面に実装した 2 層基板は BeagleBone cape 仕様と互換性があり、BeagleBone プラットフォームを使用した迅速な評価に適しています。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00764 — 8 チャネル絶縁型高電圧アナログ入力モジュールのリファレンス・デザイン

このリファレンス・デザインは、8 チャネルの高電圧アナログ入力モジュールです。各チャネルを使用して、電圧と電流の両方を測定することができます。このデザインは、最大 ±12.288V の入力電圧に対応する 16 ビット A/D コンバータ (ADC) である ADS8681 を使用します。この結果、産業用分野で標準的な入力電圧に対する事前処理が不要になります。加えて、このデザインのうち 4 個のチャネルは最大 ±160V の同相 (CM) 電圧に対処できます。したがって、開発ユーザーはグランド・ループや、相互接続された複数の入力の間を流れる補償電流について心配する必要はありません。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDEP0056 — BeagleBone Black 上の PRU-ICSS 付きサーマル・プリントのリファレンス・デザイン

The Programmable Realtime Unit – Industrial Communications Sub-System (PRU-ICSS) is a versatile component of the AM335x SoC that enables real-time, deterministic, fast GPIO control, even when running a non-deterministic operating system. This reference design provides a concrete use case and (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
DSBGA (YZP) 6 Ultra Librarian
SOT-23 (DBV) 6 Ultra Librarian
SOT-5X3 (DRL) 6 Ultra Librarian
SOT-SC70 (DCK) 6 Ultra Librarian
USON (DRY) 6 Ultra Librarian
X2SON (DSF) 6 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ