ホーム ロジックと電圧変換 論理ゲート XOR (排他 OR) ゲート

SN74LVC1G86-Q1

アクティブ

車載、シングル、2 入力、1.65V ~ 5.5V XOR (排他 OR) ゲート

製品詳細

Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 Inputs per channel 2 IOL (max) (mA) 32 Input type Standard CMOS IOH (max) (mA) -32 Output type Push-Pull Features Over-voltage tolerant inputs, Partial power down (Ioff), Ultra high speed (tpd <5ns) Data rate (max) (Mbps) 100 Rating Automotive Operating temperature range (°C) -40 to 125
Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 Inputs per channel 2 IOL (max) (mA) 32 Input type Standard CMOS IOH (max) (mA) -32 Output type Push-Pull Features Over-voltage tolerant inputs, Partial power down (Ioff), Ultra high speed (tpd <5ns) Data rate (max) (Mbps) 100 Rating Automotive Operating temperature range (°C) -40 to 125
SOT-SC70 (DCK) 5 4.2 mm² 2 x 2.1
  • 車載アプリケーションに対応
  • 下記内容でAEC-Q100認定済み:
    • ±4000V、人体モデル(HBM) ESD分類レベル3A
    • ±1000V、デバイス帯電モデル(CDM) ESD分類レベルC5
  • 5V VCC動作をサポート
  • 5.5Vまでの入力電圧に対応
  • VCCへの降圧変換をサポート
  • 低消費電力、最大ICC 15µA
  • 3.3Vおよび50pF負荷で最大tpdが6ns
  • 3.3Vにおいて±24mAの出力駆動能力
  • Ioffにより部分的パワーダウン・モードおよびバック・ドライブ保護をサポート
  • JESD 78, Class II準拠で100mA超のラッチアップ性能
  • 車載アプリケーションに対応
  • 下記内容でAEC-Q100認定済み:
    • ±4000V、人体モデル(HBM) ESD分類レベル3A
    • ±1000V、デバイス帯電モデル(CDM) ESD分類レベルC5
  • 5V VCC動作をサポート
  • 5.5Vまでの入力電圧に対応
  • VCCへの降圧変換をサポート
  • 低消費電力、最大ICC 15µA
  • 3.3Vおよび50pF負荷で最大tpdが6ns
  • 3.3Vにおいて±24mAの出力駆動能力
  • Ioffにより部分的パワーダウン・モードおよびバック・ドライブ保護をサポート
  • JESD 78, Class II準拠で100mA超のラッチアップ性能

SN74LVC1G86-Q1は車載用認定済みのデバイスで、ブール関数 Y = AB + ABを正論理で実行します。この単一の 2入力排他ORゲートは、1.65V~5.5VのVCCで動作するよう設計されています。

入力がLOWのとき、他方の入力はそのままの形式で出力されます。入力がHIGHのとき、他方の入力の信号は反転されて出力されます。このデバイスは消費電力が低く、3.3Vおよび50pFの容量性負荷において、最大tpdは6nsです。最大出力駆動能力は4.5Vで±32mA、3.3Vで±24mAです。

このデバイスは、Ioffを使用する部分的パワーダウン・アプリケーション用に完全に動作が規定されています。Ioff回路は出力を無効とし、パワーダウン時にデバイスに電流が逆流することによる損傷を回避します。

SN74LVC1G86-Q1は車載用認定済みのデバイスで、ブール関数 Y = AB + ABを正論理で実行します。この単一の 2入力排他ORゲートは、1.65V~5.5VのVCCで動作するよう設計されています。

入力がLOWのとき、他方の入力はそのままの形式で出力されます。入力がHIGHのとき、他方の入力の信号は反転されて出力されます。このデバイスは消費電力が低く、3.3Vおよび50pFの容量性負荷において、最大tpdは6nsです。最大出力駆動能力は4.5Vで±32mA、3.3Vで±24mAです。

このデバイスは、Ioffを使用する部分的パワーダウン・アプリケーション用に完全に動作が規定されています。Ioff回路は出力を無効とし、パワーダウン時にデバイスに電流が逆流することによる損傷を回避します。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
28 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74LVC1G86-Q1シングル、2入力排他ORゲート データシート PDF | HTML 英語版 PDF | HTML 2017年 6月 16日
アプリケーション・ノート Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
セレクション・ガイド Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート How to Select Little Logic (Rev. A) 2016年 7月 26日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新英語版 (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
製品概要 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution (Rev. A) 2004年 6月 22日
ユーザー・ガイド Signal Switch Data Book (Rev. A) 2003年 11月 14日
アプリケーション・ノート Use of the CMOS Unbuffered Inverter in Oscillator Circuits 2003年 11月 6日
ユーザー・ガイド LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002年 12月 18日
アプリケーション・ノート Texas Instruments Little Logic Application Report 2002年 11月 1日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
その他の技術資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
アプリケーション・ノート 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
アプリケーション・ノート Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
その他の技術資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
アプリケーション・ノート Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
アプリケーション・ノート Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
アプリケーション・ノート CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
アプリケーション・ノート LVC Characterization Information 1996年 12月 1日
アプリケーション・ノート Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
アプリケーション・ノート Live Insertion 1996年 10月 1日
設計ガイド Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
アプリケーション・ノート Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

5-8-LOGIC-EVM — 5 ~ 8 ピンの DCK、DCT、DCU、DRL、DBV の各パッケージをサポートする汎用ロジックの評価基板 (EVM)

5 ~ 8 ピンで DCK、DCT、DCU、DRL、DBV の各パッケージを使用する多様なデバイスをサポートできる設計のフレキシブルな評価基板です。
ユーザー ガイド: PDF
シミュレーション・モデル

SN74LVC1G86 Behavioral SPICE Model

SCEM627.ZIP (7 KB) - PSpice Model
シミュレーション・モデル

SN74LVC1G86 IBIS Model (Rev. A)

SCEM186A.ZIP (45 KB) - IBIS Model
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
SOT-SC70 (DCK) 5 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ