データシート
TPS2HB16-Q1
- 車載アプリケーションに対応
- 下記内容で AEC-Q100 認定済み
- デバイス温度グレード 1:動作時周囲温度範囲 TA = –40°C~125°C
- デバイス HBM ESD 分類レベル 2
- デバイス CDM ESD 分類レベル C4B
- 40V の負荷ダンプへの耐性
- デバイス温度グレード 1:動作時周囲温度範囲 TA = –40°C~125°C
- 16mΩ RON (TJ = 25°C) のデュアルチャネル・スマート・ハイサイド・スイッチ
- 可変電流制限によるシステム・レベルの信頼性の向上
- 電流制限値は 4.1A~48.5A の範囲で設定可能、60A に内部で固定
- 堅牢な出力保護機能を内蔵
- 熱保護機能を内蔵
- グランド/バッテリへの短絡に対する保護
- 逆電圧による自動スイッチ・オンを含むバッテリ逆接続からの保護
- バッテリ/グランド喪失が発生した場合に自動シャットオフ
- 誘導性負荷の逆起電圧の発生を防止する出力クランプを内蔵
- フォルト処理を設定可能
- アナログ検出出力は、以下を正確に測定するよう設定可能
- 負荷電流
- デバイス温度
- SNS ピンによるフォルト通知
- 開放負荷とバッテリ短絡の検出
TPS2HB16-Q1 は 12V 車載システム用のデュアルチャネル・スマート・ハイサイド・スイッチです。堅牢な保護・診断機能を内蔵しているため、車載システムで短絡などの有害な事象が発生しても、出力ポートを確実に保護できます。デバイスの種類に応じて 4.1A~48.5A に設定できる信頼性の高い電流制限により障害を防ぎます。TPS2HB16F-Q1 は 60A という高い固定電流制限値により、2x35W、2x27W、2x21W の電球を駆動できるように設計されています。
電流制限範囲を小さくすると、大きなピーク電流を必要としない負荷で保護を強化できる一方で、電流制限範囲を大きくすると、大きな過渡電流を必要とする負荷でも使用できます。このデバイスは、さまざまな負荷プロファイルを確実に駆動できます。
TPS2HB16-Q1 は高精度のアナログ電流センスも備えているため、優れた負荷診断を実現します。負荷電流とデバイス温度をシステムの MCU に報告することで、予知保全と負荷診断が可能になり、システムの寿命が長くなります。
TPS2HB16-Q1 は HTSSOP パッケージで供給されるため、PCB の占有面積も削減できます。
お客様が関心を持ちそうな類似品
比較対象デバイスと同等の機能で、ピン互換製品
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
14 をすべて表示 設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
評価ボード
HSS-MOTHERBOARDEVM — ハイサイド・スイッチ・マザーボード
The HSS-MOTHERBOARDEVM evaluation module is designed to evaluate the <50mΩ Ron devices in TI's high side switch portfolio. These devices include TPS1HA08-Q1, TPS2HB08-Q1, TPS2HB16-Q1, TPS2HB35-Q1, and TPS2HB50-Q1. This board does not come populated with the devices, but allows any of the (...)
シミュレーション・モデル
TPS2HB16A-Q1 PSpice Unencrypted Transient Model (Rev. B)
SLVMD10B.ZIP (90 KB) - PSpice Model
シミュレーション・モデル
TPS2HB16B-Q1 Unencrypted PSpice Transient Model Package (Rev. B)
SLVMCG5B.ZIP (132 KB) - PSpice Model
シミュレーション・モデル
TPS2HB16D-Q1 Unencrypted PSpice Transient Model Package (Rev. A)
SLVMCG9A.ZIP (102 KB) - PSpice Model
シミュレーション・モデル
TPS2HB16F-Q1 PSpice Unencrypted Transient Model (Rev. B)
SLVMCG6B.ZIP (136 KB) - PSpice Model
計算ツール
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
HTSSOP (PWP) | 16 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。