CDCE62005

アクティブ

デュアル VCO 内蔵、5/10 出力、クロック・ジェネレータ / ジッタ・クリーナ

製品詳細

Function Clock generator Number of outputs 5 Output frequency (max) (MHz) 1175 Core supply voltage (V) 3.3 Output supply voltage (V) 3.3 Input type LVPECL Output type LVPECL Operating temperature range (°C) -40 to 85 Features Design tool available, Integrated EEPROM, Serial interface Rating Catalog
Function Clock generator Number of outputs 5 Output frequency (max) (MHz) 1175 Core supply voltage (V) 3.3 Output supply voltage (V) 3.3 Input type LVPECL Output type LVPECL Operating temperature range (°C) -40 to 85 Features Design tool available, Integrated EEPROM, Serial interface Rating Catalog
VQFN (RGZ) 48 49 mm² 7 x 7
  • Superior Performance:
    • Low Noise Clock Generator: 550 fs rms typical (10 kHz to 20 MHz Integration Bandwidth),
      FC = 100 MHz
    • Low Noise Jitter Cleaner: 2.6 ps rms typical (10 kHz to 20 MHz Integration Bandwidth),
      FC = 100 MHz
  • Flexible Frequency Planning:
    • 5 Fully Configurable Outputs: LVPECL, LVDS, LVCMOS and Special High Swing Output Modes
    • Unique Dual-VCO Architecture Supports a Wide Tuning Range: 1.750 GHz to 2.356 GHz
    • Output Frequency Ranges from 4.25 MHz to 1.175 GHz in Synthesizer Mode
    • Output Frequency up to 1.5 GHz in Fan-Out Mode
    • Independent Coarse Skew Control on all Outputs
  • High Flexibility:
    • Integrated EEPROM Determines Device Configuration at Power-up
    • Smart Input Multiplexer Automatically Switches Between One of Three Reference Inputs
  • 7-mm × 7-mm 48-Pin VQFN Package (RGZ)
  • –40°C to +85°C Temperature Range
  • Superior Performance:
    • Low Noise Clock Generator: 550 fs rms typical (10 kHz to 20 MHz Integration Bandwidth),
      FC = 100 MHz
    • Low Noise Jitter Cleaner: 2.6 ps rms typical (10 kHz to 20 MHz Integration Bandwidth),
      FC = 100 MHz
  • Flexible Frequency Planning:
    • 5 Fully Configurable Outputs: LVPECL, LVDS, LVCMOS and Special High Swing Output Modes
    • Unique Dual-VCO Architecture Supports a Wide Tuning Range: 1.750 GHz to 2.356 GHz
    • Output Frequency Ranges from 4.25 MHz to 1.175 GHz in Synthesizer Mode
    • Output Frequency up to 1.5 GHz in Fan-Out Mode
    • Independent Coarse Skew Control on all Outputs
  • High Flexibility:
    • Integrated EEPROM Determines Device Configuration at Power-up
    • Smart Input Multiplexer Automatically Switches Between One of Three Reference Inputs
  • 7-mm × 7-mm 48-Pin VQFN Package (RGZ)
  • –40°C to +85°C Temperature Range

The CDCE62005 is a high performance clock generator and distributor featuring low output jitter, a high degree of configurability via a SPI interface, and programmable start up modes determined by on-chip EEPROM. Specifically tailored for clocking data converters and high-speed digital signals, the CDCE62005 achieves jitter performance well under 1 ps RMS (10 kHz to 20 MHz integration bandwidth).

The CDCE62005 incorporates a synthesizer block with partially integrated loop filter, a clock distribution block including programmable output formats, and an input block featuring an innovative smart multiplexer. The clock distribution block includes five individually programmable outputs that can be configured to provide different combinations of output formats (LVPECL, LVDS, LVCMOS). Each output can also be programmed to a unique output frequency (up to 1.5 GHz) and skew relationship via a programmable delay block (note that frequency range depends on operational mode and output format selected). If all outputs are configured in single-ended mode (for example, LVCMOS), the CDCE62005 supports up to ten outputs. Each output can select one of four clock sources to condition and distribute including any of the three clock inputs or the output of the frequency synthesizer. The input block includes two universal differential inputs which support frequencies in the range of 40 kHz to 500 MHz and an auxiliary input that can be configured to connect to an external crystal via an on chip oscillator block.

The smart input multiplexer has two modes of operation, manual and automatic. In manual mode, the user selects the synthesizer reference via the SPI interface. In automatic mode, the input multiplexer will automatically select between the highest priority input clock available.

The CDCE62005 is a high performance clock generator and distributor featuring low output jitter, a high degree of configurability via a SPI interface, and programmable start up modes determined by on-chip EEPROM. Specifically tailored for clocking data converters and high-speed digital signals, the CDCE62005 achieves jitter performance well under 1 ps RMS (10 kHz to 20 MHz integration bandwidth).

The CDCE62005 incorporates a synthesizer block with partially integrated loop filter, a clock distribution block including programmable output formats, and an input block featuring an innovative smart multiplexer. The clock distribution block includes five individually programmable outputs that can be configured to provide different combinations of output formats (LVPECL, LVDS, LVCMOS). Each output can also be programmed to a unique output frequency (up to 1.5 GHz) and skew relationship via a programmable delay block (note that frequency range depends on operational mode and output format selected). If all outputs are configured in single-ended mode (for example, LVCMOS), the CDCE62005 supports up to ten outputs. Each output can select one of four clock sources to condition and distribute including any of the three clock inputs or the output of the frequency synthesizer. The input block includes two universal differential inputs which support frequencies in the range of 40 kHz to 500 MHz and an auxiliary input that can be configured to connect to an external crystal via an on chip oscillator block.

The smart input multiplexer has two modes of operation, manual and automatic. In manual mode, the user selects the synthesizer reference via the SPI interface. In automatic mode, the input multiplexer will automatically select between the highest priority input clock available.

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン配置が異なる製品
CDCM6208 アクティブ 2:8、超低消費電力、低ジッタ・クロック・ジェネレータ CDCM6208 has higher performance compared to CDCE62005

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
12 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート CDCE62005 3:5 Clock Generator, Jitter Cleaner with Integrated Dual VCOs データシート (Rev. G) PDF | HTML 2016年 5月 23日
ユーザー・ガイド TSW6011EVM Quick Start Guide (Rev. D) 2016年 8月 17日
アプリケーション・ノート Clocking Design Guidelines: Unused Pins 2015年 11月 19日
アプリケーション・ノート Effects of Clock Spur on High Speed DAC Performance (Rev. A) 2015年 5月 18日
その他の技術資料 クロック&タイミング・ソリューション (Rev. A 翻訳版) 2013年 12月 11日
アプリケーション・ノート Effects of Clock Noise on High Speed DAC Performance 2012年 11月 8日
アプリケーション・ノート Phase Noise Performance and Loop Bandwidth Optimization of CDCE62005 2011年 8月 11日
アプリケーション・ノート CDCE62005 Application Report 2008年 11月 21日
アプリケーション・ノート LAN & WAN clock generation and muxing using the CDCE62005 2008年 11月 19日
ユーザー・ガイド Low Phase Noise Clock Evaluation Module — up to 1.5 Ghz 2008年 11月 11日
アプリケーション・ノート CDCE62005 Phase Noise and Jitter Cleaning Performance 2008年 9月 5日
アプリケーション・ノート CDCE62005 as Clock Solution for High-Speed ADCs 2008年 9月 4日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

CDCE62005EVM — CDCE62005EVM 評価モジュール

The CDCE62005 is a high performance clock generator and distributor featuring low output jitter, a high degree of configurability via a SPI interface, and programmable start up modes determined by on-chip EEPROM. Specifically tailored for clocking data converters and high-speed digital signals, (...)
ユーザー ガイド: PDF
評価ボード

DAC3152EVM — DAC3152、デュアルチャネル、10 ビット、500MSPS、D/A コンバータの評価基板

DAC3152EVM は、デュアルチャネル、10 ビット、500MSPS の D/A コンバータ (DAC) である TI の DAC3152 の性能を評価するための回路基板です。この DAC は 10 バイト幅の DDR LVDS データ入力を採用しているほか、消費電力、サイズ、待ち時間が非常に小さいという特長があります。この評価基板 (EVM) は、DAC3152 をテストするためのフレキシブルな環境を提供します。DAC から RF への I/Q 出力のアップコンバートを目的とする、350MHz ~ 4.0GHz の直交変調器であるダイレクト RF である TRF370333 (...)

ユーザー ガイド: PDF
評価ボード

DAC3162EVM — DAC3162 デュアルチャネル、12 ビット、500MSPS、D/A コンバータの評価基板

DAC3162EVM は、デュアルチャネル、12 ビット、500MSPS の D/A コンバータ (DAC) である TI の DAC3162 の性能を評価するための回路基板です。この DAC は 12 バイト幅の DDR LVDS データ入力を採用しているほか、消費電力、サイズ、待ち時間が非常に小さいという特長があります。この評価基板 (EVM) は、DAC3162 をテストするためのフレキシブルな環境を提供します。DAC から RF への I/Q 出力のアップコンバートを目的とする、350MHz ~ 4.0GHz の直交変調器であるダイレクト RF である TRF370333 (...)

ユーザー ガイド: PDF
評価ボード

DAC3283EVM — DAC3283 デュアルチャネル、16 ビット、800MSPS、1x ~ 4x 補間 D/A コンバータの評価モジュール

The DAC3283EVM is a circuit board that allows designers to evaluate the performance of Texas Instruments' dual-channel 16-bit 800 MSPS DAC3283 digital-to-analog converter (DAC) with 8-byte wide DDR LVDS data input, integrated 2x/4x interpolation filters and exceptional linearity at high IFs. The (...)

ユーザー ガイド: PDF
評価基板 (EVM) 向けの GUI

SLAC557 TSW6011EVM GUI Installer

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
クロック・ジェネレータ
CDCE62005 デュアル VCO 内蔵、5/10 出力、クロック・ジェネレータ / ジッタ・クリーナ
IQ 復調器
TRF371125 0.7 ~ 4.0GHz、広帯域、統合型ダイレクト ダウン コンバージョン レシーバ
サポート・ソフトウェア

SCAC105 CDCE62005 EVM Control Software Installer

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
クロック・ジェネレータ
CDCE62005 デュアル VCO 内蔵、5/10 出力、クロック・ジェネレータ / ジッタ・クリーナ
ハードウェア開発
評価ボード
CDCE62005EVM CDCE62005EVM 評価モジュール
ダウンロードオプション
シミュレーション・モデル

CDCE62005 IBIS Model (Rev. A)

SCAM051A.ZIP (80 KB) - IBIS Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)

リファレンス・デザイン

TIDEP0036 — 効率的な OPUS コーデック・ソリューションを実施する TMS320C6657 を使用したリファレンス・デザイン

The TIDEP0036 reference design provides an example of the ease of running TI optimized Opus encoder/decoder on the TMS320C6657 device. Since Opus supports a a wide range of bit rates, frame sizes and sampling rates, all with low delay, it has applicability for voice communications, networked audio (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00078 — ダイレクト・ダウン・コンバージョン・システム、I/Q 接続付き

The I/Q Correction block implemented in the Field Programmable Gate Array (FPGA) of the TSW6011EVM helps users to adopt a direct down conversion receiver architecture in a wireless system. The I/Q correction block consists of a single-tap blind algorithm, which corrects the frequency-independent (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
VQFN (RGZ) 48 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ