ADC3669
- 16 ビット、デュアル チャネル 250/500MSPS ADC
- ノイズ スペクトル密度: -160.4dBFS/Hz
- 熱ノイズ:76.4dBFS
- シングル コア (非インターリーブ) ADC アーキテクチャ
- アパーチャ ジッタ:75fs
- バッファ付きアナログ入力
- プログラム可能な 100Ω および 200Ω 終端
- 入力フルスケール:2Vpp
- フルパワー入力帯域幅 (-3dB):1.4GHz
- スペクトル性能 (fIN = 70MHz、-1dBFS 時):
- 信号対雑音比:75.6dBFS
- SFDR HD2、3:80dBc
- SFDR の最大スプリアス:94dBFS
- INL:±2LSB (標準値)
- DNL:±0.5LSB (標準値)
- デジタル ダウンコンバータ (DDC)
- 最大 4 つの独立した DDC
- 複素数と実数のデシメーション
- デシメーション:/2、/4~/32768 のデシメーション
- 48 ビット NCO による位相コヒーレント周波数ホッピング
- DDR / シリアル LVDS インターフェイス
- DDC バイパス用の 16 ビット パラレル DDR LVDS
- デシメーション用のシリアル LVDS
- 高比率デシメーション用の 32 ビット出力オプション
- 消費電力:300mW / チャネル (500MSPS)
ADC3668 と ADC3669 (ADC366x) は、16 ビット、250MSPS および 500MSPS、デュアル チャネル A/D コンバータ (ADC) です。これらのデバイスは高い信号対雑音比 (SNR) を実現するよう設計されており、-160dBFS/Hz (500MSPS) のノイズ スペクトル密度を実現します。
ADC366x は、オプションのクワッド バンド デジタル ダウンコンバータ (DDC) を搭載しており、比率 2 の広帯域デシメーションから、比率 32768 の狭帯域デシメーションまでサポートしています。DDC では、位相コヒーレントと位相連続の周波数ホッピングをサポートする 48 ビット NCO を使用しています。
ADC366x には、フレキシブルな LVDS インターフェイスが装備されています。デシメーション バイパス モードでは、16 ビット幅のパラレル DDR LVDS インターフェイスを使用します。デシメーションを使用するときは、シリアル LVDS インターフェイスを使用して出力データが送信され、デシメーションの増加に応じて必要なレーン数が少なくなります。デシメーション比が高い場合、出力分解能を 32 ビットに増やすことができます。
電力効率の優れた ADC アーキテクチャは、500MSPS で 300mW/ch の消費電力を実現し、低サンプリング レートで電力スケーリングを実現します (250MSPS で 250mW/ch)。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | ADC3668、ADC3669 デュアル チャネル、16 ビット、250MSPS および 500MSPS A/D コンバータ (ADC) データシート | PDF | HTML | 英語版 | PDF | HTML | 2024年 9月 25日 |
Analog Design Journal | 高速 ADC アナログ入力フロント エンドのパッシブ マッチング手法 | PDF | HTML | 英語版 | PDF | HTML | 2024年 11月 4日 | |
Analog Design Journal | 被動匹配高速 ADC 類比輸入前端的藝術 | PDF | HTML | 2024年 10月 9日 | |||
Analog Design Journal | 고속 ADC 아날로그 입력 프론트 엔드를 패시브 매칭하는 기술 | PDF | HTML | 2024年 10月 9日 | |||
証明書 | ADC3669EVM EU Declaration of Conformity (DoC) (Rev. A) | 2024年 9月 11日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
ADC3669EVM — ADC3669 の評価基板
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
VQFNP (RTD) | 64 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。