データシート
REF5010
- 低い温度ドリフト:
- 高グレード:3ppm/℃ (最大値)
- 標準グレード:8ppm/℃ (最大値)
- 高精度:
- 高グレード:0.05% (最大値)
- 標準グレード:0.1% (最大値)
- 低いノイズ:3µV PP/V
- 優れた長期安定性:
- 最初の 1000 時間後に 22ppm (SOIC-8)
- 最初の 1000 時間後に 50ppm (VSSOP-8)
- 大きな出力電流:±10mA
- 温度範囲:-40℃~125℃
REF50xx は、低ノイズ、低ドリフト、非常に高精度の電圧リファレンスのファミリです。これらのリファレンス電圧は、シンク電流とソース電流の両方に対応でき、優れたラインおよび負荷レギュレーションを備えています。
独自の設計手法により、優れた温度ドリフト (3ppm/℃) と高精度 (0.05%) を実現しています。これらの機能と超低ノイズの組み合わせにより、REF50xx ファミリは高精度のデータ・アクイジション・システムでの使用に最適です。
各リファレンス電圧は、高グレード (REF50xxIDGK および REF50xxID) と標準グレード (REF50xxAIDGK および REF50xxAID) の両方で供給されます。このリファレンス電圧は、8 ピンの VSSOP および SOIC パッケージで供給され、-40℃~125℃で動作が規定されています。
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
11 をすべて表示 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | REF50xx 低ノイズ、超低ドリフト、高精度の電圧リファレンス データシート (Rev. K 翻訳版) | PDF | HTML | 最新英語版 (Rev.L) | PDF | HTML | 2023年 7月 7日 |
アプリケーション・ノート | Voltage Reference Selection and Design Tips For Data Converters (Rev. B) | PDF | HTML | 2024年 1月 9日 | |||
アプリケーション・ノート | Analog Time Gain Control (ATGC) Solutions for TI’s Ultrasound AFE | PDF | HTML | 2023年 5月 18日 | |||
アプリケーション・ノート | Stacking the REF50xx for High-Voltage References (Rev. B) | PDF | HTML | 2023年 4月 25日 | |||
e-Book(PDF) | Tips and tricks for designing with voltage references (Rev. A) | 2021年 5月 7日 | ||||
その他の技術資料 | 電圧リファレンスを使用した設計のヒントとコツ (Rev. A 翻訳版) | 2021年 5月 4日 | ||||
アプリケーション・ノート | Long-Term Drift in Voltage References | PDF | HTML | 2021年 3月 25日 | |||
アプリケーション・ノート | Low-Noise Negative Reference Design with REF5025 | 2019年 12月 1日 | ||||
e-Book(PDF) | Voltage Supervisor and Reset ICs: Tips, Tricks and Basics | 2019年 6月 28日 | ||||
ホワイト・ペーパー | Voltage reference selection basics white paper (Rev. A) | 2018年 10月 23日 | ||||
アプリケーション概要 | Level Shifting Signals With Differential Amplifiers (Rev. A) | 2018年 4月 2日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
評価ボード
DIP-ADAPTER-EVM — DIP アダプタの評価基板
DIP-Adapter-EVM は、オペアンプの迅速なプロトタイプ製作とテストを可能にする評価基板です。小型の表面実装 IC とのインターフェイスを迅速、容易、低コストで実現します。付属の Samtec 端子ストリップか、回路への直接配線により、サポートされているオペアンプを接続できます。
DIP-Adapter-EVM キットは、業界標準の最も一般的なパッケージをサポートしています:
- D と U(SOIC-8)
- PW(TSSOP-8)
- DGK(MSOP-8、VSSOP-8)
- DBV(SOT23-6、SOT23-5、SOT23-3)
- DCK(SC70-6、SC70-5)
- DRL(SOT563-6)
ユーザー ガイド: PDF
シミュレーション・モデル
REF5010 TINA-TI Reference Design (Rev. A)
SLIM177A.TSC (127 KB) - TINA-TI Reference Design
シミュレーション・モデル
Ultra-Low-Noise Time Gain Control (TGC) Circuit Using Different DAC Devices (Rev. A)
SBAM480A.ZIP (274 KB) - PSpice Model
設計ツール
The ADC-TO-VREF-SELECT tool enables the pairing of TI analog-to-digital converters (ADCs) and series voltage references. Users can select an ADC device and the desired reference voltage, and the tool will list up to two voltage reference recommendations.
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン
TIDA-01427 — 超音波向け 2.3nV/√Hz、差動、タイム・ゲイン制御(TGC)DAC のリファレンス・デザイン
TIDA-01427 リファレンス・デザインは、並列構成で複数の AFE デバイスを駆動する時変制御電圧(VCNTL)の生成に使用される差動シグナル・チェーン向けソリューションを実現します。TI の医療用超音波向け低ノイズ・アナログ・フロント・エンド(AFE)は、超音波アプリケーション向けに考えられる最高の信号対ノイズ比(SNR)を可能にするタイム・ゲイン制御(TGC)制御機能を備えています。デュアル乗算型 DAC(DAC8802)の後段に電流/電圧コンバータ(OPA2209)を使用し、20V スイングを生成します。この 20V (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
SOIC (D) | 8 | Ultra Librarian |
VSSOP (DGK) | 8 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点